The Wayback Machine - https://web.archive.org/web/20121008021511/http://www.arm.com:80/zh/support/university/ip/index.php

Login

ARM The Architecture For The Digital World  

IP 评估、FPGA 解决方案和处理器模拟

ARM 大学计划提供 ARM 及 ARM 合作伙伴公司的各种 IP 解决方案的资源和链接,包括 FPGA 原型设计平台内核评估 IP处理器模拟环境
 
“Like”ARM 大学计划的 Facebook 主页! 
          在 Twitter 上关注 ARM 大学计划! 

订阅大学新闻稿!

   
 
 


立即开始设计

ARM 已宣布通过 ARM DesignStart™ 在线 IP 门户提供 ARM® Cortex™-M0 处理器。此处理器具有专门配置,适合希望使用流行的 ARM Cortex-M0 处理器进行教学或原型设计的大学、初学者和临时技术团队使用。通过这个在线访问模型,ARM 将会加速 ARM 技术在大学课程和研究项目中的扩散,同时还为评估 ARM Cortex-M0 处理器设计和实现提供一个起点。

对于经过认可的教育机构和公司,该产品作为预先配置的 Verilog 网表可供下载,无需初期付款,当用户产品大量生产时,可以升级到完整 ARM Cortex-M0 处理器许可证。尽管该特别版和完整 ARM Cortex-M0 处理器相比,在功耗优化和功能配置方面有限制,但是它在软件方面完全兼容,设计人员可以使用它进行生产设计。

由于该处理器是标准 ARM Cortex-M0 的一个固定配置,因此它也支持由 ARM 和 ARM Connected Community™ 体系成员提供的编译器工具、RTOS 和构造 IP,包括 Keil MDK-ARM 开发工具和 RL-ARM RTOS 以及中间件库。

ARM 要求只有大学的教学人员才可以申请获取此材料。

 操作说明:在 Nexys2 FPGA 板中实现 Cortex™-M0 分步指南
布宜诺斯艾利斯大学工程学院嵌入式系统实验室的 Pedro Martos 和 Fabricio Baglivo 编写了一个操作说明。它介绍了在 FPGA 板中初步实现 Cortex-M0_DS。其目的是作为基于 Cortex-M0_DS 处理器构建系统的起点。它包括示例硬件和软件,引导您完成系统、功能模拟和硬件验证的整合。

关于 ARM Cortex-M0 处理器
ARM Cortex-M0 处理器目前面积最小、功耗最低的 32 位 ARM 处理器。该处理器能耗极低、所需的门数和代码量很少,这使其成为能耗极低的 MCU 和混合信号应用程序的理想选择,它只占用 8/16 位的空间但却提供 32 位的性能和效率。ARM Cortex-M0 还提供广泛的体系、软件开发工具支持并通过与 Cortex-M 的向上兼容性提供面向未来的解决方案。入门级的 ARM 处理器是设计人员、学生和研究人员的理想选择,他们需要低成本使用行业标准处理器 IP。

关于 ARM DesignStart 在线门户
通过 ARM DesignStart 门户可以轻松全面地在线访问 ARM 提供的广泛的物理 IP 和处理器 IP。该门户包含设计工具包和若干 ARM 处理器(包括ARM Cortex-M0)的评估,以及 ARM Artisan 逻辑、内存和接口 IP 的广泛选项。DesignStart IP 提供一种经过硅验证的途径来加速基于 ARM 处理器的 SoC 设计。 

此外,大学可以获得 ARM 技术的处理器模拟环境,并且可以将工业模型纳入学术研究工作中。这些模拟环境基于当前市场中可用的实际生产工艺。目前,单核模拟模型可用于 University DesignStart 计划 -  ARM926EJ-S

大学 DesignStart 工具包包含以下产品:包括用户指南和集成手册的文档;允许 RTL 级别模拟的设计模拟模型;特定于生产工艺的计时视图(.lib 和 .CLF 格式);以及特定于生产工艺的抽象状态空间视图(.LEF 和 .FRAM 格式)。

DesignStart 产品须得到批准。要申请该材料,请单击以下链接。

学生不能申请 DesignStart 材料,只能由教学人员、全职研究人员或大学或研究机构的其他合格的全职职员申请。


 Actel SmartFusion Cortex-M3 工具包

Actel 的 SmartFusion™ 评估工具包提供简单便宜的方式,让用户可以试用世界唯一带有 ARM Cortex™-M3 硬核和可编程模拟资源的 FPGA 器件。  该器件包含片上闪存和片上 SRAM 内存以及附加的 SPI 闪存。该板能够通过以太网和超级终端进行通信。该板还包含 LED、开关、OLED 以及各种电压、电流和温度监测功能,用于板上模拟试验。

Actel 的 SmartFusion™ 开发工具包提供全功能开发板,因此您可以尝试世界上唯一具有硬 ARM® Cortex™-M3 和可编程模拟的 FPGA。该设备包含片上闪存和 SRAM 内存以及板上的其他片外内存。该板能够通过以太网和超级终端进行通信。该板还包含 LED、交换机、OLED 和广泛的模拟试验,包括电压轨监视、电流 POT、温度二极管以及使用有源双极预分频器 (ABPS) 进行的电压扫描。网络接口包括以太网 PHY、EtherCAT、CAN、UART 和 RS485。有关更多信息,请参见下面的板详细信息。

SmartFusion Cortex-M3 评估板

 

Actel Cortex-M1 和 CoreMP7 IP

32 位 ARM Cortex-M1 处理器由 ARM 与 Actel 和 Altera 协作开发,它是为 FPGA 实现而设计的第一个 ARM 处理器。Cortex-M1 处理器在大小和速度之间达到平衡,运行速度可高达 72 MHz,并可用少至 4,300 块子板实现。Actel 的 CoreMP7 是常用的 ARM7TDMI-S 的软 IP 版。有关定价和可用性信息,请咨询 Actel 和 Altera。

 Actel 徽标


                     
ARM 现已允许评估 Cortex-M1 IP。 低功耗参考平台 (LPRP) 是在 Altera Cyclone III FPGA 中实现 ARM Cortex-M1 的低成本手段。 

ARM Cortex-M1 开发工具包为针对 Altera Cyclone III FPGA 开发 ARM 嵌入式系统提供了一种定向解决方案。可以从 Arrow 网站获得专门用于 Altera Cyclone III FPGA 的免费评估下载。

使用 Synopsys 工具还可以通过 Synopsys ReadyIP 程序对 Cortex-M1 进行评估。使用适用于 ARM Cortex-M1 处理器的 Synopsys ReadyIP 流,可以将评估核心集成到您的设计中,并可以从 ActelAltera 和 Xilinx 中确定您的 FPGA 供应商设备选择。访问评估版的核心很快,是通过单击许可链接并进行联机注册来完成的。




标准单元库的前端视图、内存编译器和 I/O 是 PIPD 提供给大学的组成部分。ARM 已与许多区域中心建立起合作伙伴关系,您可以通过它们直接访问我们的 物理 IP 库。这些实体是由政府或大学提供资金的优秀设计区域中心。例如,中国台湾的晶片设计中心,美国的 MOSIS 和加拿大的 CMC 都是为大学研究人员提供 MPW 项目服务而设立的组织。这些机构为研究人员提供一个固定的渠道来获取领先的代工厂的晶片功能以及对您设计的技术支持。

以下是 ARM 授权的 MPW 设计中心列表。

请与这些组织之一联系,请求直接前端使用 ARM 物理 IP 产品


Maximise